Difference between revisions of "Tritium DAQ page VME crate config"

From Tritium Experiments Group
Jump to navigation Jump to search
 
(27 intermediate revisions by 3 users not shown)
Line 1: Line 1:
== Left HRS ==
+
=Configuration After Tritium  =
 +
Note: This is only here temporarily and should be copied to APEX wiki soon.
 +
== Left HRS (VXS crate 31) ==
  
===Configuration since Aug 01 2018 (VME crate 31)===
+
{| class="wikitable" style="text-align: center; width: 400px; height: 200px;"
 +
!slot #!!1!!2!!3!!4!!5!!6!!7!!8!!9!!10!!11
 +
|-
 +
|'''Module''' ||CPU ||- || - || -  || FADC || FADC || FADC || FADC || FADC || FADC || -
 +
|-
 +
|'''address ''' || -  || - || - || -  ||  0x280000|| 0x300000    ||0x380000    || 0x400000    ||0x480000    || 0x500000 || -
 +
|-
 +
|'''Input Signals''' || - || -|| - || -    || Cer, S0 || S2L || S2R || BPM, Raster, PRL1-16,33, PRL2-16,33 || SciFi(1/A) || SciFi(2/B) || -
 +
|-
 +
|'''Module info''' ||halladaq8 || - || - || - ||  ACDI-762  || ACDI-786  ||ACDI-201|| ACDI-420 || ACDI-809 || ACDI-407 || -
 +
|}
 +
 
 +
{|class="wikitable" style="text-align: center; width: 400px; height: 200px;"
 +
!slot #!!12!!13!!14!!15!!16!!17!!18!!19!!20!!21
 +
|-
 +
|'''Module'''  || SD || FADC || FADC  || FADC || FADC || FADC || FADC || blank ||  MLU  || TI
 +
|-
 +
|'''address ''' || -  ||  0x680000|| 0x700000    ||0x780000    || 0x800000    ||0x880000    || 0x900000 || - || - || 0xA80000
 +
|-
 +
|'''Input Signals'''|| -  || SciFi(3/C)|| SciFi(4/D) || PRL1 0-15 || PRL1 17-32 || PRL2 0-15 || PRL2 17-32 || - || - || -
 +
|-
 +
|'''Module info'''  || - || ACDI-412 || B21595-25R ||  ACDI-811 || ACDI-818 || ACDI-821 || ACDI-822 || - || v1495 || -
 +
|}
 +
 
 +
== Right HRS (VME crate 20)  ==
 +
From 12/12/18 on:
 +
 
 +
{| class="wikitable" style="text-align: center; width: 400px; height: 200px;"
 +
!slot #!!1!!2!!3!!4!!5!!6!!7!!8!!9!!10!!11
 +
|-
 +
|'''Module'''        || CPU    || TI || -  || MLU || blank || blank || Blank || ECL FanOut || blank || blank || SD Card
 +
|-
 +
|'''address '''        || -      || -  || -  || -  ||  -  || -    ||  -  ||  -  ||  -  ||  -  || 0xEA00   
 +
|-
 +
|'''Input Signals''' || -      || -  || -  ||-    || - || - || - || - || - || - || -
 +
|-
 +
|'''Module info'''  || intelha3|| -  || -  ||v1495||  -  || -  ||-|| - ||  - || - || -
 +
|}
 +
 
 +
{|class="wikitable" style="text-align: center; width: 400px; height: 200px;"
 +
!slot #!!12!!13!!14!!15!!16!!17!!18!!19!!20!!21
 +
|-
 +
|'''Module'''        || SD 8th Expansion || FADC || FADC || FADC  || FADC  || FADC || FADC || FADC || FADC || blank
 +
|-
 +
|'''address '''        || -      ||  0xB01000  || 0xB02000|| 0xB03000 || 0xB04000 || 0xB05000 || 0xB06000|| 0xB07000||0xB08000 || -     
 +
|-
 +
|'''Input Signals''' || -      || S2L  || S2R  ||S0,GC, L1A ref|| BPM Raster||  SF(1/A)  || SF(2/B) || SF(3/C)  || SF(4/D) || -
 +
|-
 +
|'''Module info'''  || -    || ACDI-748  ||    ACDI-783 ||  ACDI-794 ||  ACDI-817 ||  ACDI-812  ||  ACDI-814 ||  ACDI-820 || ACDI-823 || -
 +
|-
 +
|'''islot'''  || -    ||0  ||  1 || 2 ||  3 || 4  ||  5 ||  6 || 7 || -
 +
|}
 +
 
 +
From End of Tritium till 12/12/18:
 +
 
 +
{| class="wikitable" style="text-align: center; width: 400px; height: 200px;"
 +
!slot #!!1!!2!!3!!4!!5!!6!!7!!8!!9!!10!!11
 +
|-
 +
|'''Module'''        || CPU    || TI || -  || MLU || blank || F1SD || Blank || F1 || Blank || F1 || SD 8th Expansion
 +
|-
 +
|'''islot '''        || -      || -  || -  || -  ||  -  || -    ||  -  ||  -  ||  -  ||  -  || -   
 +
|-
 +
|'''Input Signals''' || -      || -  || -  ||-    || - || - || - || - || - || - || -
 +
|-
 +
|'''Module info'''  || intelha3|| -  || -  ||v1495||  -  || -  ||-|| - ||  - || - || -
 +
|}
 +
 
 +
{|class="wikitable" style="text-align: center; width: 400px; height: 200px;"
 +
!slot #!!12!!13!!14!!15!!16!!17!!18!!19!!20!!21
 +
|-
 +
|'''Module'''        || FADC SD || FADC || FADC || FADC        || FADC    || FADC || FADC || FADC || FADC || ECL FanOut
 +
|-
 +
|'''islot '''        || -      ||  0  ||  1  ||  2          ||  3      ||  4  ||  5  ||  6  || 7 || -     
 +
|-
 +
|'''Input Signals''' || -      || S2L  || S2R  ||S0,GC||SF(48-63)||  SF(0-15)  || SF(16-31) || SF(32-47)  || BPM Raster || -
 +
|-
 +
|'''Module info'''  || -    || ACDI-748  ||    ACDI-783 ||      ACDI-794 ||      ACDI-823 ||  ACDI-812  ||  ACDI-814 ||    ACDI-820 || ACDI-817 || -
 +
|}
 +
 
 +
=Configuration from Aug 01 2018 till End of Tritium =
 +
 
 +
== Left HRS (VME crate 31) ==
  
 
{| class="wikitable" style="text-align: center; width: 400px; height: 200px;"
 
{| class="wikitable" style="text-align: center; width: 400px; height: 200px;"
!slot #!!0!!1!!2!!3!!4!!5!!6!!7!!8!!9!!10!!11!!12
+
!slot #!!1!!2!!3!!4!!5!!6!!7!!8!!9!!10!!11!!12
 
|-
 
|-
|'''Module''' ||CPU || Empty || TI || Empty || SD Board || FADC || FADC || FADC || FADC || FADC || FADC || FADC || FADC  
+
|'''Module''' ||CPU || TI || SD Board || SD 8th Expansion || FADC || FADC || FADC || FADC || FADC || FADC || FADC || FADC  
 
|-
 
|-
|'''islot ''' || -  || -    || -  || -    || -        ||  0  || 1    ||2    || 3    ||4    || 5  || 6    || 7
+
|'''islot ''' || -  || -  || -    || -        ||  0  || 1    ||2    || 3    ||4    || 5  || 6    || 7
 
|-  
 
|-  
|'''Input Signals''' || - || - || - || -    ||-        || Cer, S0 || S2L || S2R || BPM, Raster, PRL1-16,33, PRL2-16,33 || PRL1 0-15 || PLR1 17-32 || PRL2 0-15|| PRL2 17-32 ||  
+
|'''Input Signals''' || - || - || -    ||-        || Cer, S0 || S2L || S2R || BPM, Raster, PRL1-16,33, PRL2-16,33 || PRL1 0-15 || PLR1 17-32 || PRL2 0-15|| PRL2 17-32  
 +
|-
 +
|'''Module info''' ||halladaq8 || - || - || - ||  ACDI-762  || ACDI-786  ||ACDI-201|| ACDI-420 || ACDI-809 || ACDI-407  || ACDI-412 || B21595-25R
 +
|}
 +
 
 +
{|class="wikitable" style="text-align: center; width: 400px; height: 200px;"
 +
!slot #!!13!!14!!15!!16!!17!!18!!19!!20!!21
 +
|-
 +
|'''Module'''  || Blank || F1 SD || Blank || F1 TDC || Blank || F1 TDC || Blank || ECL FanOut || MLU
 +
|-
 +
|'''Module info''' || -|| - || - || -|| - ||- || -|| - || v1495
 
|-
 
|-
|'''Module info''' ||halladaq8 || - || - || - || - || - || - ||-|| - ||  - || - || - || -
+
|'''Input Signals''' || - || - || - ||  S2L&Cer&S0 || - || Trig & S2R || - || - || -
 
|}
 
|}
  
 +
== Right HRS (VME crate 20)  ==
  
 +
{| class="wikitable" style="text-align: center; width: 400px; height: 200px;"
 +
!slot #!!1!!2!!3!!4!!5!!6!!7!!8!!9!!10!!11
 +
|-
 +
|'''Module'''        || CPU    || TI || -  || MLU || VETROC || F1SD || Blank || F1 || Blank || F1 || Blank
 +
|-
 +
|'''islot '''        || -      || -  || -  || -  ||  -  || -    ||  -  ||  -  ||  -  ||  -  || -   
 +
|-
 +
|'''Input Signals''' || -      || -  || -  ||-    || - || - || - || - || - || - || -
 +
|-
 +
|'''Module info'''  || intelha3|| -  || -  ||v1495||  -  || -  ||-|| - ||  - || - || -
 +
|}
  
 
{|class="wikitable" style="text-align: center; width: 400px; height: 200px;"
 
{|class="wikitable" style="text-align: center; width: 400px; height: 200px;"
!slot #!!13!!14!!15!!16!!17!!18!!19!!20
+
!slot #!!12!!13!!14!!15!!16!!17!!18!!19!!20!!21
 
|-
 
|-
|'''Module''' || F1 TDC || Blank || F1 TDC || Blank || MLU || ECL Splitter || Flex-IO || Blank
+
|'''Module'''       || FADC SD || FADC || FADC || FADC        || FADC    || FADC || FADC || FADC || - || ECL FanOut
 
|-
 
|-
|'''Module info''' || -|| - || - || -|| - ||1495 || -|| -  
+
|'''islot '''       || -       ||  0  ||  1  ||  2          ||  3      ||  4  ||  5  ||  6  || - || -    
 +
|-
 +
|'''Input Signals''' || -       || S2L  || S2R  ||S0,GC,A2 24-25||BPM Raster||  A2  || A1/A2|| A1  || - || -
 
|-
 
|-
|'''Input Signals''' ||  S2L&Cer&S0 || - || Trig & S2R || - || - || - || - || -
+
|'''Module info'''   || -    || ACDI-748 ||   ACDI-783 ||      ACDI-794 ||     ACDI-817 || ACDI-812  ||   ACDI-814 ||   ACDI-820 || - || -
 
|}
 
|}
  
===Configuration prior July 17 2018 (VME crate 31)===
+
 
 +
 
 +
 
 +
 
 +
=Configuration prior July 17 2018=
 +
 
 +
== Left HRS (VME crate 31) ==
  
 
{|class="wikitable" style="text-align: center; width: 400px; height: 200px;"
 
{|class="wikitable" style="text-align: center; width: 400px; height: 200px;"
!slot #!!0!!1!!2!!3!!4!!5!!6!!7!!8!!9!!10!!11!!12!!13!!14!!15!!16!!17!!18!!19!!20
+
!slot #!!1!!2!!3!!4!!5!!6!!7!!8!!9!!10!!11!!12!!13!!14!!15!!16!!17!!18!!19!!20!!21
 
|-
 
|-
|'''Module''' ||CPU || Empty || TI || Empty || SD Board || FADC || FADC || FADC || FADC || FADC || Empty || F1 SD || Blank ||  F1 TDC || Blank || F1 TDC || Blank || MLU || ECL Splitter || Flex-IO || Blank  
+
|'''Module''' ||CPU || Empty || TI || Empty || SD Board || FADC || FADC || FADC || FADC || FADC || Empty || F1 SD || Blank ||  F1 TDC || Blank || F1 TDC || Blank || MLU || ECL FanOut || Flex-IO || Blank  
 
|-
 
|-
 
|'''Module info''' || intelha3 - switched to halladaq8 in March || - || - || - || - ||  ACDI 762  || ACDI 786  || ACDI 201  || ACDI 420  ||  ACDI 809 || - || - || -|| - || - || -|| - ||1495 || -|| - || -  
 
|'''Module info''' || intelha3 - switched to halladaq8 in March || - || - || - || - ||  ACDI 762  || ACDI 786  || ACDI 201  || ACDI 420  ||  ACDI 809 || - || - || -|| - || - || -|| - ||1495 || -|| - || -  

Latest revision as of 10:55, 21 December 2018

Configuration After Tritium

Note: This is only here temporarily and should be copied to APEX wiki soon.

Left HRS (VXS crate 31)

slot # 1 2 3 4 5 6 7 8 9 10 11
Module CPU - - - FADC FADC FADC FADC FADC FADC -
address - - - - 0x280000 0x300000 0x380000 0x400000 0x480000 0x500000 -
Input Signals - - - - Cer, S0 S2L S2R BPM, Raster, PRL1-16,33, PRL2-16,33 SciFi(1/A) SciFi(2/B) -
Module info halladaq8 - - - ACDI-762 ACDI-786 ACDI-201 ACDI-420 ACDI-809 ACDI-407 -
slot # 12 13 14 15 16 17 18 19 20 21
Module SD FADC FADC FADC FADC FADC FADC blank MLU TI
address - 0x680000 0x700000 0x780000 0x800000 0x880000 0x900000 - - 0xA80000
Input Signals - SciFi(3/C) SciFi(4/D) PRL1 0-15 PRL1 17-32 PRL2 0-15 PRL2 17-32 - - -
Module info - ACDI-412 B21595-25R ACDI-811 ACDI-818 ACDI-821 ACDI-822 - v1495 -

Right HRS (VME crate 20)

From 12/12/18 on:

slot # 1 2 3 4 5 6 7 8 9 10 11
Module CPU TI - MLU blank blank Blank ECL FanOut blank blank SD Card
address - - - - - - - - - - 0xEA00
Input Signals - - - - - - - - - - -
Module info intelha3 - - v1495 - - - - - - -
slot # 12 13 14 15 16 17 18 19 20 21
Module SD 8th Expansion FADC FADC FADC FADC FADC FADC FADC FADC blank
address - 0xB01000 0xB02000 0xB03000 0xB04000 0xB05000 0xB06000 0xB07000 0xB08000 -
Input Signals - S2L S2R S0,GC, L1A ref BPM Raster SF(1/A) SF(2/B) SF(3/C) SF(4/D) -
Module info - ACDI-748 ACDI-783 ACDI-794 ACDI-817 ACDI-812 ACDI-814 ACDI-820 ACDI-823 -
islot - 0 1 2 3 4 5 6 7 -

From End of Tritium till 12/12/18:

slot # 1 2 3 4 5 6 7 8 9 10 11
Module CPU TI - MLU blank F1SD Blank F1 Blank F1 SD 8th Expansion
islot - - - - - - - - - - -
Input Signals - - - - - - - - - - -
Module info intelha3 - - v1495 - - - - - - -
slot # 12 13 14 15 16 17 18 19 20 21
Module FADC SD FADC FADC FADC FADC FADC FADC FADC FADC ECL FanOut
islot - 0 1 2 3 4 5 6 7 -
Input Signals - S2L S2R S0,GC SF(48-63) SF(0-15) SF(16-31) SF(32-47) BPM Raster -
Module info - ACDI-748 ACDI-783 ACDI-794 ACDI-823 ACDI-812 ACDI-814 ACDI-820 ACDI-817 -

Configuration from Aug 01 2018 till End of Tritium

Left HRS (VME crate 31)

slot # 1 2 3 4 5 6 7 8 9 10 11 12
Module CPU TI SD Board SD 8th Expansion FADC FADC FADC FADC FADC FADC FADC FADC
islot - - - - 0 1 2 3 4 5 6 7
Input Signals - - - - Cer, S0 S2L S2R BPM, Raster, PRL1-16,33, PRL2-16,33 PRL1 0-15 PLR1 17-32 PRL2 0-15 PRL2 17-32
Module info halladaq8 - - - ACDI-762 ACDI-786 ACDI-201 ACDI-420 ACDI-809 ACDI-407 ACDI-412 B21595-25R
slot # 13 14 15 16 17 18 19 20 21
Module Blank F1 SD Blank F1 TDC Blank F1 TDC Blank ECL FanOut MLU
Module info - - - - - - - - v1495
Input Signals - - - S2L&Cer&S0 - Trig & S2R - - -

Right HRS (VME crate 20)

slot # 1 2 3 4 5 6 7 8 9 10 11
Module CPU TI - MLU VETROC F1SD Blank F1 Blank F1 Blank
islot - - - - - - - - - - -
Input Signals - - - - - - - - - - -
Module info intelha3 - - v1495 - - - - - - -
slot # 12 13 14 15 16 17 18 19 20 21
Module FADC SD FADC FADC FADC FADC FADC FADC FADC - ECL FanOut
islot - 0 1 2 3 4 5 6 - -
Input Signals - S2L S2R S0,GC,A2 24-25 BPM Raster A2 A1/A2 A1 - -
Module info - ACDI-748 ACDI-783 ACDI-794 ACDI-817 ACDI-812 ACDI-814 ACDI-820 - -



Configuration prior July 17 2018

Left HRS (VME crate 31)

slot # 1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 16 17 18 19 20 21
Module CPU Empty TI Empty SD Board FADC FADC FADC FADC FADC Empty F1 SD Blank F1 TDC Blank F1 TDC Blank MLU ECL FanOut Flex-IO Blank
Module info intelha3 - switched to halladaq8 in March - - - - ACDI 762 ACDI 786 ACDI 201 ACDI 420 ACDI 809 - - - - - - - 1495 - - -
Input Signals - - - - - S2L S2R Cer&S0&Ref. Raster ? - - S2L&Cer&S0 - Trig & S2R - - - - -